A2 Katsausartikkeli tieteellisessä aikausilehdessä
Hold-In, Pull-In, and Lock-In Ranges of PLL Circuits: Rigorous Mathematical Definitions and Limitations of Classical Theory (2015)


Leonov, G. A., Kuznetsov, N., Yuldashev, M., & Yuldashev, R. (2015). Hold-In, Pull-In, and Lock-In Ranges of PLL Circuits: Rigorous Mathematical Definitions and Limitations of Classical Theory. IEEE Transactions on Circuits and Systems. Part 1: Regular Papers, 62(10), 2454-2464. https://doi.org/10.1109/TCSI.2015.2476295


JYU-tekijät tai -toimittajat


Julkaisun tiedot

Julkaisun kaikki tekijät tai toimittajatLeonov, Gennady A.; Kuznetsov, Nikolay; Yuldashev, Marat; Yuldashev, Renat

Lehti tai sarjaIEEE Transactions on Circuits and Systems. Part 1: Regular Papers

ISSN1549-8328

eISSN1558-0806

Julkaisuvuosi2015

Volyymi62

Lehden numero10

Artikkelin sivunumerot2454-2464

KustantajaInstitute of Electrical and Electronics Engineers

KustannuspaikkaNew York

JulkaisumaaYhdysvallat (USA)

Julkaisun kielienglanti

DOIhttps://doi.org/10.1109/TCSI.2015.2476295

Julkaisun avoin saatavuusEi avoin

Julkaisukanavan avoin saatavuus

Julkaisu on rinnakkaistallennettuhttp://arxiv.org/abs/1505.04262


Vapaat asiasanatAnalog PLL; capture range; cycle slipping; definition, Gardner’s paradox on lock-in range; Gardner’s problem on unique lock-in frequency; global stability; high-order filter; hold-in range: local stability; lock-in range; nonlinear analysis; phase-locked loop; pull-in range; stability in the large


Liittyvät organisaatiot

JYU-yksiköt:
Muut organisaatiot:


OKM-raportointiKyllä

Raportointivuosi2015

JUFO-taso2


Viimeisin päivitys 2023-06-02 klo 15:00