A2 Katsausartikkeli tieteellisessä aikausilehdessä
Hold-In, Pull-In, and Lock-In Ranges of PLL Circuits: Rigorous Mathematical Definitions and Limitations of Classical Theory (2015)
Leonov, G. A., Kuznetsov, N., Yuldashev, M., & Yuldashev, R. (2015). Hold-In, Pull-In, and Lock-In Ranges of PLL Circuits: Rigorous Mathematical Definitions and Limitations of Classical Theory. IEEE Transactions on Circuits and Systems. Part 1: Regular Papers, 62(10), 2454-2464. https://doi.org/10.1109/TCSI.2015.2476295
JYU-tekijät tai -toimittajat
Julkaisun tiedot
Julkaisun kaikki tekijät tai toimittajat: Leonov, Gennady A.; Kuznetsov, Nikolay; Yuldashev, Marat; Yuldashev, Renat
Lehti tai sarja: IEEE Transactions on Circuits and Systems. Part 1: Regular Papers
ISSN: 1549-8328
eISSN: 1558-0806
Julkaisuvuosi: 2015
Volyymi: 62
Lehden numero: 10
Artikkelin sivunumerot: 2454-2464
Kustantaja: Institute of Electrical and Electronics Engineers
Kustannuspaikka: New York
Julkaisumaa: Yhdysvallat (USA)
Julkaisun kieli: englanti
DOI: https://doi.org/10.1109/TCSI.2015.2476295
Julkaisun avoin saatavuus: Ei avoin
Julkaisukanavan avoin saatavuus:
Julkaisu on rinnakkaistallennettu: http://arxiv.org/abs/1505.04262
Vapaat asiasanat: Analog PLL; capture range; cycle slipping; definition, Gardner’s paradox on lock-in range; Gardner’s problem on unique lock-in frequency; global stability; high-order filter; hold-in range: local stability; lock-in range; nonlinear analysis; phase-locked loop; pull-in range; stability in the large
Liittyvät organisaatiot
OKM-raportointi: Kyllä
Raportointivuosi: 2015
JUFO-taso: 2