A1 Alkuperäisartikkeli tieteellisessä aikakauslehdessä
Designing a graphics processing unit accelerated petaflop capable lattice Boltzmann solver: Read aligned data layouts and asynchronous communication (2017)


Robertsén, F., Westerholm, J., & Mattila, K. (2017). Designing a graphics processing unit accelerated petaflop capable lattice Boltzmann solver: Read aligned data layouts and asynchronous communication. International Journal of High Performance Computing Applications, 31(3), 246-255. https://doi.org/10.1177/1094342016658109


JYU-tekijät tai -toimittajat


Julkaisun tiedot

Julkaisun kaikki tekijät tai toimittajatRobertsén, Fredrik; Westerholm, Jan; Mattila, Keijo

Lehti tai sarjaInternational Journal of High Performance Computing Applications

ISSN1094-3420

eISSN1741-2846

Julkaisuvuosi2017

Volyymi31

Lehden numero3

Artikkelin sivunumerot246-255

KustantajaSage

JulkaisumaaYhdysvallat (USA)

Julkaisun kielienglanti

DOIhttps://doi.org/10.1177/1094342016658109

Julkaisun avoin saatavuusEi avoin

Julkaisukanavan avoin saatavuus

Julkaisu on rinnakkaistallennettu (JYX)https://jyx.jyu.fi/handle/123456789/54958


YSO-asiasanatvirtauslaskentaprosessorit

Vapaat asiasanatLattice Boltzmann; graphics processing unit; Titan; asynchronous communication; memory alignment; data layout; large-scale I/O; load balance


Liittyvät organisaatiot

JYU-yksiköt:


OKM-raportointiKyllä

Raportointivuosi2017

JUFO-taso2


Viimeisin päivitys 2024-08-01 klo 20:12